說起測試,基本的就是電壓和電流的測試,對于比較理想的條件下,電壓和電流的測試是比較容易的,借助測試V/I源,我們可以很方便的對電壓和電流進(jìn)行測試。然而,在實際的測試應(yīng)用中,外圍條件存在很多局限性,接觸電阻、電容和電感無處不在,這些因素都會對測試造成影響。讓大家了解一下電容與電感對電流測試的影響。
做過測試的人都知道,當(dāng)我們要測試電流的時候,如果在測試端加了電容,特別是較大的電容后,電流測試就變得不穩(wěn)定,有可能測試值偏大,也有可能需要等到更長的時間才可能測試到穩(wěn)定的電流值,這里面還不包含電容本身的漏電。
假設(shè)我們需要測試某個電阻的大小,我們采用加壓測流的方式進(jìn)行測試。我們假設(shè)這個電阻R1的大小為100K左右,我們施加在電阻兩端的電壓V1=5V,通過測試通過R1(100K)的電流,我們就可以計算出對應(yīng)的電阻來。如果是在比較理想的條件下,我們可以很容易就測試到50uA左右的電流,然后通過計算得到100K的電阻。
然而,在實際的測試應(yīng)用中,由于接觸電阻、電感和電流的存在,都會對測試造成影響。
因為在實際測試中可以采用開爾文的方式進(jìn)行測試,是可以消除接觸電阻的影響的,所以,在這里,只考慮電容和電感的影響。
這是什么原因引起的呢,這是電感的影響!其實這就是一個LRC電路。L對振蕩時間的影響是大的。如果我們保持其它條件不變,取L1=100nH,振蕩時間達(dá)到了2mS!而如果取L1=1nH,振蕩時間只有10uS左右了。
通過以上的仿真實驗,我們了解了實際測試中電容和電感的影響,這就要求我們,設(shè)計合理的測試線路,減少外圍器件的影響,同時也要盡量優(yōu)化硬件設(shè)計,盡可能減少寄生電感和電容的影響。